Home INFO-Webinarと教材Downloads AiOne20210812

INFO-Webinarと教材Downloads AiOne20210812


[template_include include_name = ‘aidlpostlist’ post_count = ‘3’ include_category = ‘faq’]

[template_include include_name = ‘aidlpostlist’ post_count = ‘3’ include_category = ‘faq’]

過去のe-講座とTraining

20210701 シミュレータ・エミュレータによる協調検証環境(EmuForge)を用いた検証効率向上
20210630 エミュレータを利用した検証の高速化に向けたテストベンチ作成方法
20210317 論理エミュレータ技術講座(1)
20210315 エミュレータ・シミュレータ協調検証セミナー(2)
20210222 エミュレータ・シミュレータ協調検証セミナー(1)
20201104 SpyGlass関連のアップデート プレゼンテーションドキュメント
20201016 高位合成セミナー
20200831 Ai-One PowerOn Training
20200331 エミュレータ・シミュレータ協調検証環境 VeriForge
20200330 エミュレータ使用方法(東京大学 助教 松本高士)
20200330 論理検証(東京大学 教授 藤田昌宏)

Webinar


教材ダウンロード

エミュレータフローの一般論
(初級編)

ソフトウェア・シミュレータとの違いや、論理シミュレーション実行環境について説明します。(例) MADC_FFの検証実行フロー

Open

デジタル設計フローの一般論
(初級編)

初めてハードウェア設計に挑む際の参考となる事を目的に記載しています。

例) MADC_FFの検証実行フロー

Open

高位合成を使ったデジタル設計
(基礎編)

高位合成を使ったデジタル設計(基礎編)

・高位合成を使ったデジタル設計

・Catapultを使用します

・サンプル回路で演習できます

Open

エミュレータ論理検証の基礎
(初級編)

・エミュレータ概要から機能検証環境までを記載しています。

・(例)MADC_FFを用いる検証フロー

Open

エミュレータ論理検証の基礎
(応用編)

・ニューラルネットワークの回路仕様

・ニューラルネットワークの検証フロー

Open

A Design Verification
Management Platform

VeriForge Overview

・TestPlan, Running VeriForge

・Demos and Sample

Open

論理設計検証技術

・論理設計技術者を対象として、論理設計検証技術の概要を紹介

・AIアルゴリズムのハードウェア実装を意識した検証技術

Open

エミュレータ活用
速習1.5時間コース

・AIチップ設計拠点のシミュレータ・エミュレータを用いた検証手法を紹介

・AIアルゴリズムのハードウェア実装を意識した検証技術

Open

エミュレータ活用
関連セミナー(1)

「20210315 エミュレータ・シミュレータ協調検証セミナー(2)」と「20210630 エミュレータを利用した検証の高速化に向けたテストベンチ作成方法」の資料です。

Open

エミュレータ活用
関連セミナー(2)

「20210701 シミュレータ・エミュレータによる協調検証環境(EmuForge)を用いた検証効率向上」の資料です。

Open